Beschreibung
Die MachXO2-Familie von nichtflüchtigen PLDs mit ultraniedrigem Stromverbrauch und Instant-On verfügt über sechs Bausteine mit Dichten von 256 bis 6864 Look-Up-Tabellen (LUTs).Zusätzlich zu LUT-basierter, kostengünstiger programmierbarer Logik verfügen diese Bausteine über Embedded Block RAM (EBR), Distributed RAM, User Flash Memory (UFM), Phase Locked Loops (PLLs), vorgefertigte quellensynchrone I/O-Unterstützung und erweiterte Konfigurationsunterstützung einschließlich Dual-Boot-Fähigkeit und gehärtete Versionen häufig verwendeter Funktionen wie SPI-Controller, I2C-Controller und Timer/Zähler.Diese Merkmale ermöglichen den Einsatz dieser Geräte in kostengünstigen Verbraucher- und Systemanwendungen mit hohem Volumen.Die MachXO2-Bausteine basieren auf einem nichtflüchtigen 65-nm-Low-Power-Prozess.Die Gerätearchitektur verfügt über mehrere Merkmale, wie programmierbare Low-Swing-Differential-I/Os und die Fähigkeit, I/O-Bänke, On-Chip-PLLs und Oszillatoren dynamisch abzuschalten.Diese Funktionen helfen bei der Verwaltung des statischen und dynamischen Stromverbrauchs, was zu einem niedrigen statischen Stromverbrauch für alle Mitglieder der Familie führt.Die MachXO2-Geräte sind in zwei Versionen erhältlich – Ultra-Low-Power- (ZE) und High-Performance-Geräte (HC und HE).Die Ultra-Low-Power-Geräte werden in drei Geschwindigkeitsstufen –1, –2 und –3 angeboten, wobei –3 die schnellste ist.Ebenso werden die Hochleistungsgeräte in drei Geschwindigkeitsstufen angeboten: –4, –5 und –6, wobei –6 die schnellste ist.HC-Geräte haben einen internen linearen Spannungsregler, der externe VCC-Versorgungsspannungen von 3,3 V oder 2,5 V unterstützt. ZE- und HE-Geräte akzeptieren nur 1,2 V als externe VCC-Versorgungsspannung.Mit Ausnahme der Versorgungsspannung sind alle drei Gerätetypen (ZE, HC und HE) funktions- und pinkompatibel zueinander.Die MachXO2-PLDs sind in einer breiten Palette fortschrittlicher halogenfreier Gehäuse erhältlich, die vom platzsparenden 2,5 mm x 2,5 mm WLCSP bis zum 23 mm x 23 mm fpBGA reichen.MachXO2-Geräte unterstützen die Dichtemigration innerhalb desselben Pakets.Tabelle 1-1 zeigt die LUT-Dichten, Paket- und I/O-Optionen zusammen mit anderen Schlüsselparametern.Die in der MachXO2-Gerätefamilie implementierte vorgefertigte synchrone Quelllogik unterstützt eine breite Palette von Schnittstellenstandards, einschließlich LPDDR, DDR, DDR2 und 7:1-Gearing für Display-I/Os.
Spezifikationen: | |
Attribut | Wert |
Kategorie | Integrierte Schaltungen (ICs) |
Eingebettet - FPGAs (Field Programmable Gate Array) | |
Herst | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Paket | Tablett |
Teilestatus | Aktiv |
Anzahl der LABs/CLBs | 160 |
Anzahl der Logikelemente/Zellen | 1280 |
Gesamte RAM-Bits | 65536 |
Anzahl der E/A | 107 |
Spannungsversorgung | 2,375 V ~ 3,465 V |
Befestigungsart | Oberflächenmontage |
Betriebstemperatur | -40 °C ~ 100 °C (TJ) |
Paket / Koffer | 144-LQFP |
Gerätepaket des Lieferanten | 144-TQFP (20x20) |
Basisproduktnummer | LCMXO2-1200 |