FREE SHIPPING ON ALL BUSHNELL PRODUCTS

XC2C64A-7VQG100C IC CPLD 64MC 6.7NS 100VQFP

Kurze Beschreibung:

Herstellerteil: XC2C64A-7VQG100C

Hersteller: Xilinx
Paket: 100-TQFP
Beschreibung: IC CPLD 64MC 6.7NS 100VQFP

Datenblatt: Bitte kontaktieren Sie uns.


Produktdetail

Produkt Tags

Produktparameter

Beschreibung

Das CoolRunner-II 64-Makrozellen-Gerät ist sowohl für Hochleistungs- als auch für Niedrigenergieanwendungen ausgelegt.Dies verleiht High-End-Kommunikationsgeräten Energieeinsparungen und batteriebetriebenen Geräten eine hohe Geschwindigkeit.Aufgrund des niedrigen Standby- und dynamischen Betriebs wird die Gesamtsystemzuverlässigkeit verbessert.Dieses Gerät besteht aus vier Funktionsblöcken, die durch eine stromsparende Advanced Interconnect Matrix (AIM) miteinander verbunden sind.Das AIM versorgt jeden Funktionsblock mit 40 echten und komplementären Eingängen.Die Funktionsblöcke bestehen aus einem 40 mal 56 P-Term-PLA und 16 Makrozellen, die zahlreiche Konfigurationsbits enthalten, die kombinatorische oder registrierte Betriebsmodi ermöglichen.Zusätzlich können diese Register global zurückgesetzt oder voreingestellt und als D- oder T-Flip-Flop oder als D-Latch konfiguriert werden.Es gibt auch mehrere Taktsignale, sowohl globale als auch lokale Produkttermtypen, die pro Makrozelle konfiguriert sind.Zu den Konfigurationen der Ausgangspins gehören Slew-Rate-Limit, Bus-Hold, Pull-Up, Open-Drain und programmierbare Erdungen.Ein Schmitt-Trigger-Eingang ist pro Eingangspin verfügbar.Zusätzlich zum Speichern von Makrozellen-Ausgangszuständen können die Makrozellenregister als "Direkteingangs"-Register konfiguriert werden, um Signale direkt von Eingangspins zu speichern.Die Taktung ist auf globaler oder Funktionsblockbasis verfügbar.Als synchrone Taktquelle stehen für alle Funktionsblöcke drei globale Uhren zur Verfügung.Makrozellenregister können individuell konfiguriert werden, um in den Null- oder Eins-Zustand hochgefahren zu werden.Eine globale Set/Reset-Steuerleitung ist ebenfalls verfügbar, um ausgewählte Register während des Betriebs asynchron zu setzen oder zurückzusetzen.Zusätzliche lokale Takt-, synchrone Taktfreigabe-, asynchrone Setz-/Rückstell- und Ausgangsfreigabesignale können unter Verwendung von Produkttermen auf einer Makrozellen- oder Funktionsblockbasis gebildet werden.Ein DualEDGE-Flip-Flop-Merkmal ist auch auf Makrozellenbasis verfügbar.Diese Funktion ermöglicht einen hochleistungsfähigen synchronen Betrieb basierend auf einer Taktung mit niedrigerer Frequenz, um den Gesamtstromverbrauch des Geräts zu reduzieren.Das CoolRunner-II 64-Makrozellen-CPLD ist E/A-kompatibel mit Standard-LVTTL und LVCMOS18, LVCMOS25 und LVCMOS33.Dieses Gerät ist auch 1,5 VI/O-kompatibel mit der Verwendung von Schmitt-Trigger-Eingängen.Eine weitere Funktion, die die Spannungsumsetzung erleichtert, ist das I/O-Banking.Auf dem CoolRunner-II 64A-Makrozellengerät sind zwei E/A-Bänke verfügbar, die eine einfache Anbindung an 3,3-V-, 2,5-V-, 1,8-V- und 1,5-V-Geräte ermöglichen.

 

Spezifikationen:
Attribut Wert
Kategorie Integrierte Schaltungen (ICs)
Eingebettet - CPLDs (Complex Programmable Logic Devices)
Herst Xilinx Inc.
Serie CoolRunner II
Paket Tablett
Teilestatus Aktiv
Programmierbarer Typ Im System programmierbar
Verzögerungszeit tpd(1) max 6,7 ns
Spannungsversorgung - Intern 1,7 V ~ 1,9 V
Anzahl der Logikelemente/Blöcke 4
Anzahl Makrozellen 64
Anzahl Tore 1500
Anzahl der E/A 64
Betriebstemperatur 0 °C ~ 70 °C (TA)
Befestigungsart Oberflächenmontage
Paket / Koffer 100-TQFP
Gerätepaket des Lieferanten 100-VQFP (14x14)
Basisproduktnummer XC2C64

 

XC2C64A 1

 

 

XC2C64A 2


  • Vorherige:
  • Nächste:

  • Schreiben Sie hier Ihre Nachricht und senden Sie sie an uns